Tugas Pendahuluan Modul I




1. Kondisi [back]
    Kondisi yang digunakan pada modul ini adalah Percobaan 4 kondisi 6 yaitu merancang JK Flip-Flop dan D Flip-Flop dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=O, B4=0, B5=don't care, B6=0.

2. Gambar Rangkaian Simulasi [back]
Susun rangkaian seperti berikut


Setelah di Run:

3. Video Tutorial [back]


4. Prinsip Kerja Rangkaian [back]
    Rangkaian terdiri dari VCC dan Switch yang berfungsi untuk mengatur logika yang masuk ke JK Flip-Flop dan D Flip-Flop. Terdapat 6 buah switch pada rangkaian, yang mana switch 1 memberikan logika untuk Reset pada JK Flip-Flop dan D Flip-Flop. Switch 2 untuk memberikan logika Set  pada JK Flip-Flop dan D Flip-Flop. Switch 3 memberikan input untuk pin J pada JK Flip-Flop. Switch 5 memberikan input untuk pin K pada JK Flip-Flop. Swicth 6 memberikan input D pada D Flip-Flop. Switch 7  memberikan input Clock pada D Flip-Flop. Pada rangkaian diberikan ketentuan input dimana switch 1 = 1, switch 2 = 1, switch 3 = 1, Switch 5 = 0, Switch 6 = don't care atau akan diasumsikan dengan logika 0, switch 7 = 0. Switch 1 dan Switch 2 yang memberikan logika 1 pada JK Flip-Flop yang kemudian diinvers oleh inverter sehingga keduanya berada dalam keadaan OFF. Switch 3 yang diinput logika 1 akan masuk ke pin J dan switch 5 yang tidak ada logika atau diberikan logika 0 ke pin K, maka JK Flip-Flop akan berkondisi toggle apabila saat clock diberikan pada JK Flip-Flop. Kondisi ini akan menghasilkan output berupa logika 0 dan logika 1 secara bergantian, sehingga pada output LED D5 akan menjadi ON dan OFF secara berkala. Pada Ouput Q komplemen berlawanan dengan logika output di Q sehingga juga menghasilkan pergantian logika antara 1 dan 0, menyebabkan LED D6 dalam kondisi ON dan OFF secara berkala, sehingga LED pada D5 dan D6 bergantian menyala
    Pada D Flip-Flop tidak terdapat clock yang masuk atau berlogika 0 , maka input D tidak dihiraukan atau tidak digunakan. Sesuai dengan tabel Kebenaran, maka output pada Q adalah logika 0 dan untuk output pada Qkomplemen berlogika 1. Nilai Q yang berlogika 0 menjadi input untuk LED D7, sehingga LED D7 dalam keadaan OFF. Sedangkan Nilai Q komplemen yang berlogika 1 menjadi input untuk LED D8, yang mengakibatkan LED D8 dalam keadaan ON.

5. Link Download [back]
File HTML - Download
File Simulasi Rangkaian - Download
Datasheet JK Flip Flop - Download
Video Tutorial - Download

Tidak ada komentar:

Posting Komentar